You searched for: 2,00 ГГц (Ryska - Engelska)

Mänskliga bidrag

Från professionella översättare, företag, webbsidor och fritt tillgängliga översättningsdatabaser.

Lägg till en översättning

Ryska

Engelska

Info

Ryska

2,00 ГГц

Engelska

2.00 ghz

Senast uppdaterad: 2007-01-17
Användningsfrekvens: 30
Kvalitet:

Ryska

Начиная с этого процессора, упаковка только ppga*** 500 МГц, представлен 2 августа 1999 года*** 533 МГц, представлен 4 января 2000 года*** 266 МГц (mobile)*** 300 МГц (mobile)*** 333 МГц (mobile), представлен 5 апреля 1999 года*** 366 МГц (mobile)*** 400 МГц (mobile)*** 433 МГц (mobile)*** 450 МГц (mobile), представлен 14 февраля 2000 года*** 466 МГц (mobile)*** 500 МГц (mobile), представлен 14 февраля 2000 годаpentium ii xeon "(хронологическая запись)"* Представлен: 29 июня, 1998=== pentium iii ===* Микропроцессор для настольных систем с поддержкой симметричной многопроцессорности (smp), ограниченной двумя микропроцессорами* katmai — технологический процесс: 0,25 мкм** Представлен: 26 февраля 1999 года** Улучшенный pentium ii, а именно - ядро, основанное на p6, включающее в себя streaming simd extensions (sse)** Количество транзисторов: 9,5 миллионов** Кэш l1: 32 КБ*** Кэш данных: 16 Кб, 4-канальный наборно-ассоциативный, длина строки — 32 байта, двухпортовый*** Кэш инструкций: 16 Кб, 4-канальный наборно-ассоциативный, длина строки — 32 байта** Кэш l2: 512 КБ (внешний, на 1/2 скорости)** Упаковка процессора: 242-контактный slot-1 secc2 (single edge contact cartridge 2)** Частота системной шины: 100 МГц*** 450 МГц, представлен 26 февраля 1999 года*** 500 МГц, представлен 26 февраля 1999 года*** 550 МГц, представлен 17 мая 1999 года*** 600 МГц, представлен 2 августа 1999 года*** 533 МГц (частота шины 133 МГц), представлен 27 сентября 1999 года*** 600 МГц (частота шины 133 МГц), представлен 27 сентября 1999 года* coppermine — технологический процесс: 0,18 мкм** Представлен: 25 октября 1999 года** Количество транзисторов: 28,1 миллиона** Кэш l1: 32 КБ*** Кэш данных: 16 Кб, 4-канальный наборно-ассоциативный, длина строки — 32 байта, двухпортовый*** Кэш инструкций: 16 Кб, 4-канальный наборно-ассоциативный, длина строки — 32 байта** Кэш l2: 256 КБ (встроенный) с улучшенным обменом** Упаковка процессора: 242-контактный slot-1 secc2 (single edge contact cartridge 2), 370-ножечный fc-pga (flip-chip pin grid array)** Частота системной шины: 100 МГц, 133 МГц (Те, которые имеют частоту шины 133 МГц несут суффикс «b» в своём названии)*** 500 МГц (частота шины 100 МГц)*** 533 МГц (частота шины 133 МГц)*** 550 МГц (частота шины 100 МГц)*** 600 МГц (частота шины 100 МГц)*** 650 МГц (частота шины 100 МГц), представлен 25 октября 1999 года*** 667 МГц, представлен 25 октября 1999 года*** 700 МГц (частота шины 100 МГц), представлен 25 октября 1999 года*** 733 МГц introduced 25 октября 1999 года*** 750 МГц (частота шины 100 МГц), представлен 20 декабря 1999 года*** 800 МГц (частота шины 100 МГц), представлен 20 декабря 1999 года*** 800 МГц, представлен 20 декабря 1999 года*** 850 МГц (частота шины 100 МГц), представлен 20 марта 2000 года*** 866 МГц, представлен 20 марта 2000 года*** 933 МГц, представлен 24 марта 2000 года*** 1000 МГц, представлен 8 марта 2000 года (Не был широко доступен во время выпуска)*** 1000 МГц, (частота шины 100 МГц), исполнение — slot 1 secc2, очень редкая разновидность*** 1100 МГц, (частота шины 100 МГц)*** 1133 МГц, (Был выпущен малой партией и снят с производства из-за проблем со стабильностью)*** 400 МГц (mobile), представлен 25 октября 1999 года*** 450 МГц (mobile), представлен 25 октября 1999 года*** 500 МГц (mobile), представлен 25 октября 1999 года*** 600 МГц (mobile), представлен 18 января 2000 года*** 650 МГц (mobile), представлен 18 января 2000 года*** 700 МГц (mobile), представлен 24 апреля 2000 года*** 750 МГц (mobile), представлен 19 июня 2000 года*** 800 МГц (mobile), представлен 25 сентября 2000 года*** 850 МГц (mobile), представлен 25 сентября 2000 года*** 900 МГц (mobile), представлен 19 марта 2001 года*** 1000 МГц (mobile), представлен 19 марта 2001 года* tualatin — технологический процесс: 0,13 мкм** Представлен: в июле 2001 года** Количество транзисторов: 28,1 миллиона** Кэш l1: 32 КБ*** Кэш данных: 16 Кб, 4-канальный наборно-ассоциативный, длина строки — 32 байта, двухпортовый*** Кэш инструкций: 16 Кб, 4-канальный наборно-ассоциативный, длина строки — 32 байта** Кэш l2: 256 КБ или 512 КБ (встроенный) с улучшенным обменом** Упаковка процессора: 370-пиновый fc-pga (flip-chip pin grid array)** Частота системной шины: 133 МГц*** 1133 МГц (кэш l2 размером 512 КБ, поддержка двухпроцессорных конфигураций)*** 1200 МГц*** 1266 МГц (кэш l2 размером 512 КБ, поддержка двухпроцессорных конфигураций)*** 1333 МГц*** 1400 МГц (кэш l2 размером 512 КБ, поддержка двухпроцессорных конфигураций)=== pentium ii и iii xeon ===* Микропроцессоры для серверов и рабочих станций с поддержкой симметричной многопроцессорности (smp)* pii xeon*** 400 МГц, представлен 29 июня 1998 года*** 450 МГц (с кэшем l2 размером 512 КБ), представлен 6 октября 1998 года*** 450 МГц (с кэшем l2 размером 1 МБ и 2 МБ), представлен 5 января 1999 года* piii xeon** Представлен: 25 октября 1999 года** Количество транзисторов: 9,5 миллионов при технологии 0,25 мкм или 28 миллионов при 0,18 мкм)** Кэш l2: 256 КБ, 1 МБ или 2 МБ (интегрированный)** Упаковка процессора: single edge contact cartridge (secc2) или sc330** Частота системной шины: 133 МГц (с кэшем l2 256 КБ) или 100 МГц (с кэшем l2 1-2 МБ)** Ширина системной шины: 64 бит** Адресуемая память: 64 гигабайта** Использовался в двухпроцессорных серверах и рабочих станциях (256 КБ l2) или 4- и 8-процессорных серверах (1-2 МБ l2)*** 500 МГц (0,25 мкм процесс), представлен 17 марта 1999 года*** 550 МГц (0,25 мкм процесс), представлен 23 августа 1999 года*** 600 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ), представлен 25 октября 1999 года*** 667 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ), представлен 25 октября 1999 года*** 733 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ), представлен 25 октября 1999 года*** 800 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ), представлен 12 января 2000 года*** 866 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ), представлен 10 апреля 2000 года*** 933 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ)*** 1000 МГц (0,18 мкм процесс, кэш l2 размером 256 КБ), представлен 22 августа 2000 года*** 700 МГц (0,18 мкм процесс, кэш l2 размером 1-2 МБ), представлен 22 мая 2000 года=== celeron (pentium iii базирующийся на ядре coppermine) ===* Представлен: в марте 2000 года* Технологический процесс coppermine-128 — 0,18 мкм* streaming simd extensions (sse)* Упаковка процессора: socket 370 ppga* Количество транзисторов: 28,1 миллионов* Частота системной шины: 66 МГц, процессор с частотой шины 100МГц был представлен 3 января 2001 года* Кэш l1: 32 КБ* Кэш l2: 128 КБ (advanced transfer)** 533 МГц** 566 МГц** 600 МГц** 633 МГц, представлен 26 июня 2000 года** 667 МГц, представлен 26 июня 2000 года** 700 МГц, представлен 26 июня 2000 года** 733 МГц, представлен 13 ноября 2000 года** 766 МГц, представлен 13 ноября 2000 года** 800 МГц** 850 МГц, представлен 9 апреля 2001 года** 900 МГц, представлен 2 июля 2001 года** 950 МГц, представлен 31 августа 2001 года** 1000 МГц, представлен 31 августа 2001 года** 1100 МГц, представлен 31 августа 2001 года** 550 МГц (mobile)** 600 МГц (mobile), представлен 19 июня 2000 года** 650 МГц (mobile), представлен 19 июня 2000 года** 700 МГц (mobile), представлен 25 сентября 2000 года** 750 МГц (mobile), представлен 19 марта 2001 года** 800 МГц (mobile)** 850 МГц (mobile), представлен 2 июля 2001 года** 600 МГц (lv mobile)** 500 МГц (ulv mobile), представлен 30 января 2001 года** 600 МГц (ulv mobile)xscale "(хронологическая запись)"* Представлен: 23 августа, 2000pentium 4 (not 4ee, 4e, 4f), itanium, p4-based xeon, itanium 2 "(хронологические записи)"* Представлены: в апреле 2000 — июле 2002=== celeron (pentium iii на ядре tualatin) ===* Технологический процесс tualatin celeron — 0,13 мкм* Кэш l1: 32 КБ* Кэш l2: 256 КБ (advanced transfer)* Частота системной шины: 100 МГц** 900 МГц** 950 МГц** 1,0 ГГц** 1,1 ГГц** 1,2 ГГц** 1,3 ГГц** 1,4 ГГц=== pentium m ===* Представлен в марте 2003* Технологический процесс: 0,13 мкм (banias)* Кэш l1: 64 КБ* Кэш l2: 1 МБ (встроенный)* Базируется на ядре pentium iii, с инструкциями simd sse2 и глубоким конвейером* Количество транзисторов: 77 миллионов* Упаковка процессора: micro-fcpga, micro-fcbga* Сердце мобильной системы intel «centrino»* Частота системной шины: 400 МГц (netburst)** 900МГц (Ультранизкий вольтаж)** 1,0 ГГц (Ультранизкий вольтаж)** 1,1 ГГц (Низкий вольтаж)** 1,2 ГГц (Низкий вольтаж)** 1,3 ГГц** 1,4 ГГц** 1,5 ГГц** 1,6 ГГц** 1,7 ГГц* Технологический процесс: 0,09 мкм = 90 нм (dothan)* Представлен в мае 2004* Кэш l2: 2 МБ* Варианты:** 1,0 ГГц (Ультранизкий вольтаж)** 1,1 ГГц (Ультранизкий вольтаж)** 1,2 ГГц (Ультранизкий вольтаж)** 1,3 ГГц (Ультранизкий вольтаж)** 1,3 ГГц (Низкий вольтаж)** 1,4 ГГц (Низкий вольтаж)** 1,5 ГГц** 1,6 ГГц** 1,7 ГГц** 1,8 ГГц** 1,9 ГГц** 2,0 ГГц** 2,13 ГГц** 2,26 ГГц=== celeron m ===* Технологический процесс: 0,13 мкм (shelton)** Кэш l1: 64 КБ** Кэш l2: 0 КБ** sse2 simd-инструкции** Нет поддержки технологии speedstep, поэтому не является частью 'centrino'*** celeron 1.0b — 1,00 ГГц* Технологический процесс: 0,13 мкм (banias-512)** Представлен: в марте 2003** Кэш l1: 64 КБ** Кэш l2: 512 КБ (интегрированный)** sse2 simd-инструкции** Нет поддержки технологии speedstep, поэтому не является частью 'centrino'** Обозначение: family 6 model 9*** 310 — 1,20 ГГц*** 320 — 1,30 ГГц*** 330 — 1,40 ГГц*** 333 — 0,9 ГГц (модель с низким энергопотреблением (ulv))*** 340 — 1,50 ГГц* Технологический процесс: 0,09 мкм = 90 нм (dothan-1024)** Кэш l1: 64 КБ** Кэш l2: 1 МБ (интегрированный), 512 Кб — в некоторых моделях с низким энергопотреблением (ulv)** sse2 simd-инструкции** Частота системной шины (fsb): 400 mhz** Нет поддержки технологии speedstep, поэтому не является частью 'centrino'*** 350 — 1,30 ГГц*** 350j — 1,30 ГГц, с битом Защиты Исполнения (execute disable bit)*** 353 — 0,90 ГГц (ulv, 512 Кб l2)*** 360 — 1,40 ГГц*** 360j — 1,40 ГГц, с битом Защиты Исполнения (execute disable)*** 370 — 1,50 ГГц, с битом Защиты Исполнения (execute disable)*** 373 — 1,00 ГГц (ulv, 512 Кб l2)*** 380 — 1,60 ГГц, с битом Защиты Исполнения (execute disable)*** 383 — 1,00 ГГц (ulv, 1 Мб l2)*** 390 — 1,70 ГГц, с битом Защиты Исполнения (execute disable)* Технологический процесс: 0,09 мкм = 90 нм (stealey)** Представлен в середине 2007** Кэш l1: 64 КБ** Кэш l2: 512 КБ** sse2 simd-инструкции** Энергопотребление: 0,4-3 Вт*** a100 — 0,60 ГГц*** a110 — 0,80 ГГц* Технологический процесс: 0,065 мкм = 65 нм (yonah-1024)** Представлен: в январе 2006** Кэш l1: 64 kb** Кэш l2: 1 mb (интегрированный)** sse2 simd-инструкции** Частота системной шины (fsb): 533 mhz** execute disable bit во всех моделях** Нет поддержки технологии speedstep, поэтому не является частью 'centrino'*** 410 — 1,46 ГГц*** 420 — 1,60 ГГц*** 423 — 1,06 ГГц (модель с низким энергопотреблением)*** 430 — 1,73 ГГц*** 440 — 1,86 ГГц*** 443 — 1,20 ГГц (модель с низким энергопотреблением)*** 450 — 2,00 ГГц=== intel core ===* Технологический процесс: 0,065 мкм = 65 нм (yonah)* Представлен: в январе 2006 года* Частота системной шины: 667 МГц* Удвоенное (или одиночное в случае solo) ядро с разделяемым кэшем l2 размером 2 МБ* sse3 simd-инструкции** intel core duo t2700 2,33 ГГц** intel core duo t2600 2,16 ГГц** intel core duo t2500 2,00 ГГц** intel core duo t2400 1,83 ГГц** intel core duo t2300 1,66 ГГц** intel core solo t1300 1,66 ГГц** intel core solo t1200 1,50 ГГц=== pentium dual-core ===* Технологический процесс: 0,065 мкм = 65 нм (yonah)** Представлен: в январе 2006 года** Частота системной шины: 533 МГц*** pentium t2050 (1,60 ГГц, 2 Мб кэш l2)*** pentium t2060 (1,60 ГГц, 1 Мб кэш l2)*** pentium t2080 (1,73 ГГц, 1 Мб кэш l2)*** pentium t2130 (1,86 ГГц, 1 Мб кэш l2)=== dual-core xeon lv ===* Технологический процесс: 0,065 мкм = 65 нм (sossaman)** Представлен: в марте 2006** Основан на ядре yonah, с поддержкой sse3 simd-инструкций** Частота системной шины: 667 МГц** Разделяемый кэш l2 размером 2 МБ*** 2.0 ГГц== 32-битные процессоры: микроархитектура netburst ===== pentium 4 ===* Технологический процесс: 0,18 мкм (1,40 и 1,50 ГГц)** Представлен 20 ноября 2000 года** l2-кэш — интегрированный 256 КБ (advanced transfer)** Упаковка процессора: pga423, pga478** Частота системной шины: 400 МГц** sse2 simd extensions** Количество транзисторов: 42 миллиона* Технологический процесс: 0,18 мкм (1.7 ГГц)** Представлен 23 апреля 2001 года** Подробнее см.

Engelska

p6-based core, now including streaming simd extensions (sse)** number of transistors 9.5 million** 512 kb bandwidth l2 external cache** 242-pin slot 1 secc2 (single edge contact cartridge 2) processor package** system bus clock rate 100 mhz, 133 mhz (b-models)** slot 1** family 6 model 7** variants*** 450, 500 mhz introduced february 26, 1999*** 550 mhz introduced may 17, 1999*** 600 mhz introduced august 2, 1999*** 533, 600 mhz introduced (133 mhz bus clock rate) september 27, 1999* coppermine – 0.18 μm process technology** introduced october 25, 1999** number of transistors 28.1 million** 256 kb advanced transfer l2 cache (integrated)** 242-pin slot-1 secc2 (single edge contact cartridge 2) processor package, 370-pin fc-pga (flip-chip pin grid array) package** system bus clock rate 100 mhz (e-models), 133 mhz (eb models)** slot 1, socket 370** family 6 model 8** variants*** 500 mhz (100 mhz bus clock rate)*** 533 mhz*** 550 mhz (100 mhz bus clock rate)*** 600 mhz*** 600 mhz (100 mhz bus clock rate)*** 650 mhz (100 mhz bus clock rate) introduced october 25, 1999*** 667 mhz introduced october 25, 1999*** 700 mhz (100 mhz bus clock rate) introduced october 25, 1999*** 733 mhz introduced october 25, 1999*** 750, 800 mhz (100 mhz bus clock rate) introduced december 20, 1999*** 850 mhz (100 mhz bus clock rate) introduced march 20, 2000*** 866 mhz introduced march 20, 2000*** 933 mhz introduced may 24, 2000*** 1000 mhz introduced march 8, 2000 (not widely available at time of release)*** 1100 mhz*** 1133 mhz (first version recalled, later re-released)*** 400, 450, 500 mhz (mobile) introduced october 25, 1999*** 600, 650 mhz (mobile) introduced january 18, 2000*** 700 mhz (mobile) introduced april 24, 2000*** 750 mhz (mobile) introduced june 19, 2000*** 800, 850 mhz (mobile) introduced september 25, 2000*** 900, 1000 mhz (mobile) introduced march 19, 2001* tualatin – 0.13 μm process technology** introduced july 2001** number of transistors 28.1 million** 32 kb l1 cache** 256 kb or 512 kb advanced transfer l2 cache (integrated)** 370-pin fc-pga2 (flip-chip pin grid array) package** 133 mhz system bus clock rate** socket 370** family 6 model 11** variants*** 1133 mhz (256 kb l2)*** 1133 mhz (512 kb l2)*** 1200 mhz*** 1266 mhz (512 kb l2)*** 1333 mhz*** 1400 mhz (512 kb l2)===pentium ii and iii xeon===* pii xeon** variants*** 400 mhz introduced june 29, 1998*** 450 mhz (512 kb l2 cache) introduced october 6, 1998*** 450 mhz (1 mb and 2 mb l2 cache) introduced january 5, 1999* piii xeon** introduced october 25, 1999** number of transistors: 9.5 million at 0.25 μm or 28 million at 0.18 μm** l2 cache is 256 kb, 1 mb, or 2 mb advanced transfer cache (integrated)** processor package style is single edge contact cartridge (s.e.c.c.2) or sc330** system bus clock rate 133 mhz (256 kb l2 cache) or 100 mhz (1–2 mb l2 cache)** system bus width 64 bits** addressable memory 64 gb** used in two-way servers and workstations (256 kb l2) or 4- and 8-way servers (1–2 mb l2)** family 6 model 10** variants*** 500 mhz (0.25 μm process) introduced march 17, 1999*** 550 mhz (0.25 μm process) introduced august 23, 1999*** 600 mhz (0.18 μm process, 256 kb l2 cache) introduced october 25, 1999*** 667 mhz (0.18 μm process, 256 kb l2 cache) introduced october 25, 1999*** 733 mhz (0.18 μm process, 256 kb l2 cache) introduced october 25, 1999*** 800 mhz (0.18 μm process, 256 kb l2 cache) introduced january 12, 2000*** 866 mhz (0.18 μm process, 256 kb l2 cache) introduced april 10, 2000*** 933 mhz (0.18 μm process, 256 kb l2 cache)*** 1000 mhz (0.18 μm process, 256 kb l2 cache) introduced august 22, 2000*** 700 mhz (0.18 μm process, 1–2 mb l2 cache) introduced may 22, 2000===celeron (pentium iii coppermine-based)===* coppermine-128, 0.18 μm process technology** introduced march, 2000** streaming simd extensions (sse)** socket 370, fc-pga processor package** number of transistors: 28.1 million** 66 mhz system bus clock rate, 100 mhz system bus clock rate from january 3, 2001** 32 kb l1 cache** 128 kb advanced transfer l2 cache** family 6 model 8** variants*** 533 mhz*** 566 mhz*** 600 mhz*** 633, 667, 700 mhz introduced june 26, 2000*** 733, 766 mhz introduced november 13, 2000*** 800 mhz introduced january 3, 2001*** 850 mhz introduced april 9, 2001*** 900 mhz introduced july 2, 2001*** 950, 1000, 1100 mhz introduced august 31, 2001*** 550 mhz (mobile)*** 600, 650 mhz (mobile) introduced june 19, 2000*** 700 mhz (mobile) introduced september 25, 2000*** 750 mhz (mobile) introduced march 19, 2001*** 800 mhz (mobile)*** 850 mhz (mobile) introduced july 2, 2001*** 600 mhz (lv mobile)*** 500 mhz (ulv mobile) introduced january 30, 2001*** 600 mhz (ulv mobile)xscale "(chronological entry - non-x86 architecture)"* introduced august 23, 2000* "see main entry"pentium 4 (not 4ee, 4e, 4f), itanium, p4-based xeon, itanium 2 "(chronological entries)"* introduced april 2000 – july 2002* "see main entries"===celeron (pentium iii tualatin-based)===* tualatin celeron – 0.13 μm process technology** 32 kb l1 cache** 256 kb advanced transfer l2 cache** 100 mhz system bus clock rate** socket 370** family 6 model 11** variants*** 1.0 ghz*** 1.1 ghz*** 1.2 ghz*** 1.3 ghz*** 1.4 ghz===pentium m===* banias 0.13 μm process technology** introduced march 2003** 64 kb l1 cache** 1 mb l2 cache (integrated)** based on pentium iii core, with sse2 simd instructions and deeper pipeline** number of transistors 77 million** micro-fcpga, micro-fcbga processor package** heart of the intel mobile "centrino" system** 400 mhz netburst-style system bus** family 6 model 9** variants*** 900 mhz (ultra low voltage)*** 1.0 ghz (ultra low voltage)*** 1.1 ghz (low voltage)*** 1.2 ghz (low voltage)*** 1.3 ghz*** 1.4 ghz*** 1.5 ghz*** 1.6 ghz*** 1.7 ghz* dothan 0.09 μm (90 nm) process technology** introduced may 2004** 2 mb l2 cache** 140 million transistors** revised data prefetch unit** 400 mhz netburst-style system bus** 21w tdp** family 6 model 13** variants*** 1.00 ghz (pentium m 723) (ultra low voltage, 5w tdp)*** 1.10 ghz (pentium m 733) (ultra low voltage, 5w tdp)*** 1.20 ghz (pentium m 753) (ultra low voltage, 5w tdp)*** 1.30 ghz (pentium m 718) (low voltage, 10w tdp)*** 1.40 ghz (pentium m 738) (low voltage, 10w tdp)*** 1.50 ghz (pentium m 758) (low voltage, 10w tdp)*** 1.60 ghz (pentium m 778) (low voltage, 10w tdp)*** 1.40 ghz (pentium m 710)*** 1.50 ghz (pentium m 715)*** 1.60 ghz (pentium m 725)*** 1.70 ghz (pentium m 735)*** 1.80 ghz (pentium m 745)*** 2.00 ghz (pentium m 755)*** 2.10 ghz (pentium m 765)* dothan 533 0.09 μm (90 nm) process technology** introduced q1 2005** same as dothan except with a 533 mhz netburst-style system bus and 27w tdp** variants*** 1.60 ghz (pentium m 730)*** 1.73 ghz (pentium m 740)*** 1.86 ghz (pentium m 750)*** 2.00 ghz (pentium m 760)*** 2.13 ghz (pentium m 770)*** 2.26 ghz (pentium m 780)* stealey 0.09 μm (90 nm) process technology** introduced q2 2007** 512 kb l2, 3w tdp** variants*** 600 mhz (a100)*** 800 mhz (a110)===celeron m===* banias-512 0.13 μm process technology** introduced march 2003** 64 kb l1 cache** 512 kb l2 cache (integrated)** sse2 simd instructions** no speedstep technology, is not part of the 'centrino' package** family 6 model 9** variants*** 310 – 1.20 ghz*** 320 – 1.30 ghz*** 330 – 1.40 ghz*** 340 – 1.50 ghz* dothan-1024 90 nm process technology** 64 kb l1 cache** 1 mb l2 cache (integrated)** sse2 simd instructions** no speedstep technology, is not part of the 'centrino' package** variants*** 350 – 1.30 ghz*** 350j – 1.30 ghz, with execute disable bit*** 360 – 1.40 ghz*** 360j – 1.40 ghz, with execute disable bit*** 370 – 1.50 ghz, with execute disable bit**** family 6, model 13, stepping 8*** 380 – 1.60 ghz, with execute disable bit*** 390 – 1.70 ghz, with execute disable bit* yonah-1024 65 nm process technology** 64 kb l1 cache** 1 mb l2 cache (integrated)** sse3 simd instructions, 533 mhz front-side bus, execute-disable bit** no speedstep technology, is not part of the 'centrino' package** variants*** 410 – 1.46 ghz*** 420 – 1.60 ghz,*** 423 – 1.06 ghz (ultra low voltage)*** 430 – 1.73 ghz*** 440 – 1.86 ghz*** 443 – 1.20 ghz (ultra low voltage)*** 450 – 2.00 ghz===intel core===* yonah 0.065 μm (65 nm) process technology** introduced january 2006** 533/667 mhz front side bus** 2 mb (shared on duo) l2 cache** sse3 simd instructions** 31w tdp (t versions)** family 6, model 14** variants:*** intel core duo t2700 2.33 ghz*** intel core duo t2600 2.16 ghz*** intel core duo t2500 2 ghz*** intel core duo t2450 2 ghz*** intel core duo t2400 1.83 ghz*** intel core duo t2300 1.66 ghz*** intel core duo t2050 1.6 ghz*** intel core duo t2300e 1.66 ghz*** intel core duo t2080 1.73 ghz*** intel core duo l2500 1.83 ghz (low voltage, 15w tdp)*** intel core duo l2400 1.66 ghz (low voltage, 15w tdp)*** intel core duo l2300 1.5 ghz (low voltage, 15w tdp)*** intel core duo u2500 1.2 ghz (ultra low voltage, 9w tdp)*** intel core solo t1350 1.86 ghz (533 fsb)*** intel core solo t1300 1.66 ghz*** intel core solo t1200 1.5 ghz===dual-core xeon lv===* sossaman 0.065 μm (65 nm) process technology** introduced march 2006** based on yonah core, with sse3 simd instructions** 667 mhz frontside bus** 2 mb shared l2 cache** variants*** 2.0 ghz==32-bit processors: netburst microarchitecture=====pentium 4===* 0.18 μm process technology (1.40 and 1.50 ghz)** introduced november 20, 2000** l2 cache was 256 kb advanced transfer cache (integrated)** processor package style was pga423, pga478** system bus clock rate 400 mhz** sse2 simd extensions** number of transistors 42 million** used in desktops and entry-level workstations* 0.18 μm process technology (1.7 ghz)** introduced april 23, 2001** see the 1.4 and 1.5 chips for details* 0.18 μm process technology (1.6 and 1.8 ghz)** introduced july 2, 2001** see 1.4 and 1.5 chips for details** core voltage is 1.15 volts in maximum performance mode; 1.05 volts in battery optimized mode** power <1 watt in battery optimized mode** used in full-size and then light mobile pcs* 0.18 μm process technology willamette (1.9 and 2.0 ghz)** introduced august 27, 2001** see 1.4 and 1.5 chips for details* family 15 model 1* pentium 4 (2 ghz, 2.20 ghz)** introduced january 7, 2002* pentium 4 (2.4 ghz)** introduced april 2, 2002* 0.13 μm process technology northwood a (1.7, 1.8, 1.9, 2, 2.2, 2.4, 2.5, 2.6, 2.8(oem),3.0(oem) ghz)** improved branch prediction and other microcodes tweaks** 512 kb integrated l2 cache** number of transistors 55 million** 400 mhz system bus.

Senast uppdaterad: 2016-03-03
Användningsfrekvens: 1
Kvalitet:

Varning: Innehåller osynlig HTML-formatering

Få en bättre översättning med
7,744,260,046 mänskliga bidrag

Användare ber nu om hjälp:



Vi använder cookies för att förbättra din upplevelse. Genom att fortsätta besöka den här webbplatsen godkänner du vår användning av cookies. Läs mer. OK